Mens det ikke har vært mangel på FPGA-baserte rekreasjoner av tradisjonelle prosessorer, liker vi alltid å se en ny tilnærming. Siste måned [noen forsamling kreves] på seg vanskeligheten med å gjenskape en tradisjonell datamaskin fra grunnen opp, så vel som startet med en 6502 implementering i Verilog. Du kan se i den andre videoen nedenfor at han har gjort stor utvikling, så vel som det er åpenbart flere videoer som kommer.

ROL-retningen er gjenstand for den andre videoen. Vi likte tilnærmingen til å se på hva retningen gjør, så vel som nøyaktig hvor mange sykluser som tar på forskjellige varianter, det er alltid flott å sørge for at du forstår nøyaktig hva du prøver å oppnå før du kommer i gang.

Vi likte også at opplæringen benyttet noen av de mer fascinerende funksjonene i vivado som automatisk verifisering. Selv om du er erfaren med Verilog, er det noen gode tips her.

Til slutt er han fortsatt en god metode fra sitt endelige mål, men det ser ut som om han kommer dit, så vel som vi skal tenke på å se resten av videoserien som den fullføres.

6502 er et fremtredende retrokomputiske mål. Et av verktøyene som denne jobben bruker, er den visuelle 6502 som vi har dekket før. Den nøyaktige samme simuleringen har ARM1, så vel som 6800 mål også.